بسمه تعالى



گزارش کار چهارم آزمایشگاه معماری کامپیوتر

# مبدل دهدهی به دودوئی

استاد

دکتر حمید سربازی آزاد

اعضای گروه سید آرین علوی رضوی راوری ۴۰۰۱۰۹۷۹۲ محمد عرفان سلیما ۴۰۰۱۰۵۰۱۴ آرش ضیایی رازبان ۴۰۰۱۰۵۱۰۹ سیده فاطمه موسوی ۴۰۰۱۰۵۲۵۲

> دانشگاه صنعتی شریف تابستان 1402

## فهرست

| لعات استفاده شده در آزمایش      |
|---------------------------------|
| رح آزمایش                       |
| ت خروجی مدار                    |
| ىت حروبى سار                    |
| يجه و بح <i>ت</i><br>ابع ه صاحة |

#### مقدمه

هدف از این آزمایش آشنایی طراحی یک مبدل دهدهی به دودویی با ابزار proteus و سپس بستن آن روی برد میباشد.

### قطعات استفاده شده در آزمایش

در این آزمایش از قطعه ۷۴۸۳ استفاده شده که یک Full Adder چهاربیتی میباشد که دو عدد چهاربیتی A و B را به همراه بیت in ورودی گرفته و خروجی A بیتی حاصل جمع را خروجی میدهد.



شكل ١ - قطعه ٧۴٨٣



شکل۲- data sheet قطعه ۷۴۸۳

### شرح آزمایش

در این آزمایش میخواهیم یک مبدل BCD به Binary بسازیم که مطابق شکل سه، عدد دهدهی A و سیگنال start را ورودی می گیرد و عدد دودویی C و سیگنال و سیگنال C و سیگنال C و سیگنال و سیگنال



شکل۳- مبدل دهدهی به دودویی

الگوریتم تبدیل یک عدد دهدهی r رقمی به دودویی معادل زیر است: الف - عدد دهدهی ورودی را یک بیت به راست شیفت دهید .

ب – اگر با ارزشترین بیت رقم i ام یک باشد، از آن رقم i تا کم کنید  $i \le i \le i$ ).

ج- مراحل الف و ب را آنقدر تكرار كنيد تا تمام ارقام دهدهي صفر شوند (حداكثر 10 بار تكرار لازم است).

در پایان بیتهایی که بوسیله شیفت به راست بیرون می آیند، عدد دودویی معادل عدد دهدهی ورودی را تشکیل میدهند.

ASM Chart مدار، مطابق شکل ۴ میباشد.



شکل ۴- ASM Chart مبدل BCD مبدل

بنابراین، باتوجه به ASM Chart شکل ۴، مدار خود را رسم می کنیم.







 $a_1$ 

 $a_2$ 

شکل۵- مدار مبدل BCD to Binary

حال باتوجه به اطلاعات بالا، مدار آزمایش چهار را در proteus می بندیم.



شکل۶- مدار مبدل BCD به Binary در

برای اضافه کردن سیگنال start به این مدار، این سیگنال را به عنوان یک ورودی درنظر می گیریم و همه خروجی ها را با آن AND می کنیم؛ بنابراین، تازمانیکه ورودی start صفر باشد، خروجی ما صفر خواهد بود و وقتی ورودی start یک شود، خروجی مدار نمایان خواهد شد.

همان قطعات G همان قطعات G همان قطعات G میباشند.



شكل٧- قطعه ADDER در مدار

### تست خروجی مدار

در این قسمت، خروجی آزمایش را به ازای ورودی دهدهی ۱۱۰ یکبار با صفر بودن سیگنال start و بار دیگر با یک بودن این سیگنال، نشان میدهیم.



شکل۸- تست خروجی مدار به ازای صفر بودن سیگنال start



شکل ۹- تست خروجی مدار به ازای یک بودن سیگنال start

همان طور که در شکل ۹ مشخص است، خروجی مدار برابر با ۰۰۰۱۱۰۱۱۱۰ می باشد که مقدار دودویی عدد ۱۱۰ است. حالا مدار را به ازای ورودی ۳۷۱ نیز امتحان می کنیم. انتظار داریم که خروجی ما عدد ۲۰۱۱۱۰۰۱۱ باشد.



شکل ۱۰- خروجی مدار به ازای ورودی ۳۷۱

#### نتیجه و بحث

در این آزمایش با استفاده از تعدادی جمع کننده، به صورت ترکیبی در نرمافزار proteus مبدلBinary به Binary ساختیم که اعداد سه رقمی را از مبنای ده به مبنای دو میبرد.

### منابع و مراجع

- [1] "Computer Organization & Design, The Hardware / Software Interface", D. Patterson and J. L. Hennessy, Morgan Kaufmann Publishing, 2005.
- [2] "Computer system architecture", M. Mano, 3rd Edition, Prentice hall, 1992.